[lang_hl=es,Español]Especificaciones[/lang_hl] [lang_hl=en,English]Specifications[/lang_hl]
[lang_hl=es,Español]Núcleo[/lang_hl] [lang_hl=en,English]Core[/lang_hl]
Undefined
Jasper Lake
[lang_hl=es,Español]Arquitectura[/lang_hl] [lang_hl=en,English]Architecture[/lang_hl]
[lang_hl=es,Español]Frecuencia base[/lang_hl] [lang_hl=en,English]Base Frequency[/lang_hl]
3.2 GHz
2 GHz
[lang_hl=es,Español]Frecuencia máxima[/lang_hl] [lang_hl=en,English]Boost Frequency[/lang_hl]
3.2 GHz
2.9 GHz
[lang_hl=es,Español]Zócalo[/lang_hl] [lang_hl=en,English]Socket[/lang_hl]
Unknown
BGA 1338
[lang_hl=es,Español]Núcleos[/lang_hl] [lang_hl=en,English]Cores[/lang_hl]/[lang_hl=es,Español]Hilos[/lang_hl] [lang_hl=en,English]Threads[/lang_hl]
4/4
4/4
[lang_hl=es,Español]Caché de nivel 1 (d+i)[/lang_hl] [lang_hl=en,English]L1 Cache (d+i)[/lang_hl]
- kB
1536 kB
[lang_hl=es,Español]Caché de nivel 2[/lang_hl] [lang_hl=en,English]L2 Cache[/lang_hl]
- kB
1536 kB
[lang_hl=es,Español]Caché de nivel 3[/lang_hl] [lang_hl=en,English]L3 Cache[/lang_hl]
- kB
4096 kB
[lang_hl=es,Español]Fecha[/lang_hl] [lang_hl=en,English]Date[/lang_hl]
[lang_hl=es,Español]Rend. monohilo[/lang_hl] [lang_hl=en,English]Monothread perf.[/lang_hl]
41.44[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
27.6[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
[lang_hl=es,Español]Rend. multihilo[/lang_hl] [lang_hl=en,English]Multithread perf.[/lang_hl]
142.33[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
76.2[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
[lang_hl=es,Español]Rendimiento SSE3[/lang_hl] [lang_hl=en,English]SSE3 optimized benchmark[/lang_hl]
[lang_hl=es,Español]El banco de pruebas en modo I (SSE) está optimizado para usar instrucciones SIMD con registros de 128 bits y el repertorio SSE hasta la versión 3.
Prácticamente todos los procesadores actuales tienen compatibilidad con este modo.[/lang_hl] [lang_hl=en,English]The benchmark in mode I (SSE) is optimized for the use of SIMD instructions with 128 bits register and the SSE set up to version 3. Nearly every modern CPU has support for this mode.[/lang_hl]
[lang_hl=es,Español]Monohilo[/lang_hl] [lang_hl=en,English]Monothread[/lang_hl]
M1
N5105
[lang_hl=es,Español]Test#1 (Enteros)[/lang_hl] [lang_hl=en,English]Test#1 (Integers)[/lang_hl]
9.46k
9.94k (x1.05)
[lang_hl=es,Español]Test#2 (Flotantes)[/lang_hl] [lang_hl=en,English]Test#2 (FP)[/lang_hl]
24.42k
9.85k (x0.4)
[lang_hl=es,Español]Test#3 (Genérico, ZIP)[/lang_hl] [lang_hl=en,English]Test#3 (Generic, ZIP)[/lang_hl]
3.76k
3.87k (x1.03)
[lang_hl=es,Español]Test#4 (Memoria)[/lang_hl] [lang_hl=en,English]Test#4 (Memory)[/lang_hl]
3.8k
3.94k (x1.04)
TOTAL
41.44k
27.6k (x0.67)
[lang_hl=es,Español]Multihilo[/lang_hl] [lang_hl=en,English]Multithread[/lang_hl]
M1
N5105
[lang_hl=es,Español]Test#1 (Enteros)[/lang_hl] [lang_hl=en,English]Test#1 (Integers)[/lang_hl]
34.73k
30.18k (x0.87)
[lang_hl=es,Español]Test#2 (Flotantes)[/lang_hl] [lang_hl=en,English]Test#2 (FP)[/lang_hl]
87.52k
29.71k (x0.34)
[lang_hl=es,Español]Test#3 (Genérico, ZIP)[/lang_hl] [lang_hl=en,English]Test#3 (Generic, ZIP)[/lang_hl]
13.74k
11.2k (x0.82)
[lang_hl=es,Español]Test#4 (Memoria)[/lang_hl] [lang_hl=en,English]Test#4 (Memory)[/lang_hl]
6.34k
5.1k (x0.8)
TOTAL
142.33k
76.2k (x0.54)