[lang_hl=es,Español]Especificaciones[/lang_hl] [lang_hl=en,English]Specifications[/lang_hl]
[lang_hl=es,Español]Núcleo[/lang_hl] [lang_hl=en,English]Core[/lang_hl]
Arrandale
Yorkfield
[lang_hl=es,Español]Arquitectura[/lang_hl] [lang_hl=en,English]Architecture[/lang_hl]
[lang_hl=es,Español]Frecuencia base[/lang_hl] [lang_hl=en,English]Base Frequency[/lang_hl]
1.2 GHz
2.666 GHz
[lang_hl=es,Español]Frecuencia máxima[/lang_hl] [lang_hl=en,English]Boost Frequency[/lang_hl]
2.8 GHz
2.666 GHz
[lang_hl=es,Español]Zócalo[/lang_hl] [lang_hl=en,English]Socket[/lang_hl]
G1 [PGA 988A]
T [LGA 775]
[lang_hl=es,Español]Núcleos[/lang_hl] [lang_hl=en,English]Cores[/lang_hl]/[lang_hl=es,Español]Hilos[/lang_hl] [lang_hl=en,English]Threads[/lang_hl]
2/4
4/4
[lang_hl=es,Español]Caché de nivel 1 (d+i)[/lang_hl] [lang_hl=en,English]L1 Cache (d+i)[/lang_hl]
2x32+2x32 kB
4096 kB
[lang_hl=es,Español]Caché de nivel 2[/lang_hl] [lang_hl=en,English]L2 Cache[/lang_hl]
2x256 kB
4096 kB
[lang_hl=es,Español]Caché de nivel 3[/lang_hl] [lang_hl=en,English]L3 Cache[/lang_hl]
3072 kB
0 kB
[lang_hl=es,Español]Fecha[/lang_hl] [lang_hl=en,English]Date[/lang_hl]
E
E
[lang_hl=es,Español]Rend. monohilo[/lang_hl] [lang_hl=en,English]Monothread perf.[/lang_hl]
15.05[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
14.04[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
[lang_hl=es,Español]Rend. multihilo[/lang_hl] [lang_hl=en,English]Multithread perf.[/lang_hl]
29.54[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
51.92[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
[lang_hl=es,Español]Rendimiento SSE3[/lang_hl] [lang_hl=en,English]SSE3 optimized benchmark[/lang_hl]
[lang_hl=es,Español]El banco de pruebas en modo I (SSE) está optimizado para usar instrucciones SIMD con registros de 128 bits y el repertorio SSE hasta la versión 3.
Prácticamente todos los procesadores actuales tienen compatibilidad con este modo.[/lang_hl] [lang_hl=en,English]The benchmark in mode I (SSE) is optimized for the use of SIMD instructions with 128 bits register and the SSE set up to version 3. Nearly every modern CPU has support for this mode.[/lang_hl]
[lang_hl=es,Español]Monohilo[/lang_hl] [lang_hl=en,English]Monothread[/lang_hl]
i5-M 540
Q8400
[lang_hl=es,Español]Test#1 (Enteros)[/lang_hl] [lang_hl=en,English]Test#1 (Integers)[/lang_hl]
6.7k
3.09k (x0.46)
[lang_hl=es,Español]Test#2 (Flotantes)[/lang_hl] [lang_hl=en,English]Test#2 (FP)[/lang_hl]
4.54k
6.8k (x1.5)
[lang_hl=es,Español]Test#3 (Genérico, ZIP)[/lang_hl] [lang_hl=en,English]Test#3 (Generic, ZIP)[/lang_hl]
2.48k
2.73k (x1.1)
[lang_hl=es,Español]Test#4 (Memoria)[/lang_hl] [lang_hl=en,English]Test#4 (Memory)[/lang_hl]
1.32k
1.42k (x1.07)
TOTAL
15.05k
14.04k (x0.93)
[lang_hl=es,Español]Multihilo[/lang_hl] [lang_hl=en,English]Multithread[/lang_hl]
i5-M 540
Q8400
[lang_hl=es,Español]Test#1 (Enteros)[/lang_hl] [lang_hl=en,English]Test#1 (Integers)[/lang_hl]
12.27k
12.25k (x1)
[lang_hl=es,Español]Test#2 (Flotantes)[/lang_hl] [lang_hl=en,English]Test#2 (FP)[/lang_hl]
9.7k
26.84k (x2.77)
[lang_hl=es,Español]Test#3 (Genérico, ZIP)[/lang_hl] [lang_hl=en,English]Test#3 (Generic, ZIP)[/lang_hl]
5.97k
10.82k (x1.81)
[lang_hl=es,Español]Test#4 (Memoria)[/lang_hl] [lang_hl=en,English]Test#4 (Memory)[/lang_hl]
1.59k
2.02k (x1.27)
TOTAL
29.54k
51.92k (x1.76)