[lang_hl=es,Español]Especificaciones[/lang_hl] [lang_hl=en,English]Specifications[/lang_hl]
[lang_hl=es,Español]Núcleo[/lang_hl] [lang_hl=en,English]Core[/lang_hl]
Comet Lake-S
Skylake-U
[lang_hl=es,Español]Arquitectura[/lang_hl] [lang_hl=en,English]Architecture[/lang_hl]
[lang_hl=es,Español]Frecuencia base[/lang_hl] [lang_hl=en,English]Base Frequency[/lang_hl]
2 GHz
2.1 GHz
[lang_hl=es,Español]Frecuencia máxima[/lang_hl] [lang_hl=en,English]Boost Frequency[/lang_hl]
3.6 GHz
2.1 GHz
[lang_hl=es,Español]Zócalo[/lang_hl] [lang_hl=en,English]Socket[/lang_hl]
LGA 1200
BGA 1356
[lang_hl=es,Español]Núcleos[/lang_hl] [lang_hl=en,English]Cores[/lang_hl]/[lang_hl=es,Español]Hilos[/lang_hl] [lang_hl=en,English]Threads[/lang_hl]
6/12
2/4
[lang_hl=es,Español]Caché de nivel 1 (d+i)[/lang_hl] [lang_hl=en,English]L1 Cache (d+i)[/lang_hl]
6x32+6x32 kB
2x256 kB
[lang_hl=es,Español]Caché de nivel 2[/lang_hl] [lang_hl=en,English]L2 Cache[/lang_hl]
6x256 kB
2x256 kB
[lang_hl=es,Español]Caché de nivel 3[/lang_hl] [lang_hl=en,English]L3 Cache[/lang_hl]
12288 kB
2048 kB
[lang_hl=es,Español]Fecha[/lang_hl] [lang_hl=en,English]Date[/lang_hl]
E
E
[lang_hl=es,Español]Rend. monohilo[/lang_hl] [lang_hl=en,English]Monothread perf.[/lang_hl]
57.85[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
23.5[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
[lang_hl=es,Español]Rend. multihilo[/lang_hl] [lang_hl=en,English]Multithread perf.[/lang_hl]
307.18[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
51.43[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
[lang_hl=es,Español]Rendimiento SSE3[/lang_hl] [lang_hl=en,English]SSE3 optimized benchmark[/lang_hl]
[lang_hl=es,Español]El banco de pruebas en modo I (SSE) está optimizado para usar instrucciones SIMD con registros de 128 bits y el repertorio SSE hasta la versión 3.
Prácticamente todos los procesadores actuales tienen compatibilidad con este modo.[/lang_hl] [lang_hl=en,English]The benchmark in mode I (SSE) is optimized for the use of SIMD instructions with 128 bits register and the SSE set up to version 3. Nearly every modern CPU has support for this mode.[/lang_hl]
[lang_hl=es,Español]Monohilo[/lang_hl] [lang_hl=en,English]Monothread[/lang_hl]
i5-10400T
4405U
[lang_hl=es,Español]Test#1 (Enteros)[/lang_hl] [lang_hl=en,English]Test#1 (Integers)[/lang_hl]
12.61k
7.5k (x0.59)
[lang_hl=es,Español]Test#2 (Flotantes)[/lang_hl] [lang_hl=en,English]Test#2 (FP)[/lang_hl]
17.94k
10.57k (x0.59)
[lang_hl=es,Español]Test#3 (Genérico, ZIP)[/lang_hl] [lang_hl=en,English]Test#3 (Generic, ZIP)[/lang_hl]
4.83k
2.83k (x0.59)
[lang_hl=es,Español]Test#4 (Memoria)[/lang_hl] [lang_hl=en,English]Test#4 (Memory)[/lang_hl]
10.81k
2.61k (x0.24)
TOTAL
46.19k
23.5k (x0.51)
[lang_hl=es,Español]Multihilo[/lang_hl] [lang_hl=en,English]Multithread[/lang_hl]
i5-10400T
4405U
[lang_hl=es,Español]Test#1 (Enteros)[/lang_hl] [lang_hl=en,English]Test#1 (Integers)[/lang_hl]
74.62k
16.19k (x0.22)
[lang_hl=es,Español]Test#2 (Flotantes)[/lang_hl] [lang_hl=en,English]Test#2 (FP)[/lang_hl]
119.63k
25.63k (x0.21)
[lang_hl=es,Español]Test#3 (Genérico, ZIP)[/lang_hl] [lang_hl=en,English]Test#3 (Generic, ZIP)[/lang_hl]
32.65k
7.04k (x0.22)
[lang_hl=es,Español]Test#4 (Memoria)[/lang_hl] [lang_hl=en,English]Test#4 (Memory)[/lang_hl]
2.52k
2.58k (x1.02)
TOTAL
229.42k
51.43k (x0.22)