[lang_hl=es,Español]Especificaciones[/lang_hl] [lang_hl=en,English]Specifications[/lang_hl]
[lang_hl=es,Español]Núcleo[/lang_hl] [lang_hl=en,English]Core[/lang_hl]
Lucienne
Coffee Lake-S
[lang_hl=es,Español]Arquitectura[/lang_hl] [lang_hl=en,English]Architecture[/lang_hl]
[lang_hl=es,Español]Frecuencia base[/lang_hl] [lang_hl=en,English]Base Frequency[/lang_hl]
2.1 GHz
3.6 GHz
[lang_hl=es,Español]Frecuencia máxima[/lang_hl] [lang_hl=en,English]Boost Frequency[/lang_hl]
4 GHz
3.6 GHz
[lang_hl=es,Español]Zócalo[/lang_hl] [lang_hl=en,English]Socket[/lang_hl]
FP6 [BGA 1140]
H4 [LGA 1151]
[lang_hl=es,Español]Núcleos[/lang_hl] [lang_hl=en,English]Cores[/lang_hl]/[lang_hl=es,Español]Hilos[/lang_hl] [lang_hl=en,English]Threads[/lang_hl]
6/12
4/4
[lang_hl=es,Español]Caché de nivel 1 (d+i)[/lang_hl] [lang_hl=en,English]L1 Cache (d+i)[/lang_hl]
6x32+6x32 kB
4x256 kB
[lang_hl=es,Español]Caché de nivel 2[/lang_hl] [lang_hl=en,English]L2 Cache[/lang_hl]
6x512 kB
4x256 kB
[lang_hl=es,Español]Caché de nivel 3[/lang_hl] [lang_hl=en,English]L3 Cache[/lang_hl]
2x4096 kB
6144 kB
[lang_hl=es,Español]Fecha[/lang_hl] [lang_hl=en,English]Date[/lang_hl]
E
E
[lang_hl=es,Español]Rend. monohilo[/lang_hl] [lang_hl=en,English]Monothread perf.[/lang_hl]
52.87[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
58.7[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
[lang_hl=es,Español]Rend. multihilo[/lang_hl] [lang_hl=en,English]Multithread perf.[/lang_hl]
260.01[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
195.66[lang_hl=es,Español]k puntos[/lang_hl] [lang_hl=en,English]k points[/lang_hl]
[lang_hl=es,Español]Rendimiento AVX2[/lang_hl] [lang_hl=en,English]AVX2 optimized benchmark[/lang_hl]
[lang_hl=es,Español]El banco de pruebas en modo III (AVX2) está optimizado para usar, al igual que en AVX1, instrucciones SIMD con registros de 256 bits junto a la segunda versión de la extensión vectorial AVX.
Los primeros procesadores en tener soporte salieron en 2013 de la mano de la arquitectura Haswell.[/lang_hl] [lang_hl=en,English]The benchmark in mode III (AVX2), like AVX1, is optimized to used 256 bits registers beside the second version of the Advanced Vector Extensions (AVX). The first AVX2 compatible CPU was released in 2013.[/lang_hl]
[lang_hl=es,Español]Monohilo[/lang_hl] [lang_hl=en,English]Monothread[/lang_hl]
5500U
i3-8100
[lang_hl=es,Español]Test#1 (Enteros)[/lang_hl] [lang_hl=en,English]Test#1 (Integers)[/lang_hl]
14.98k
24.41k (x1.63)
[lang_hl=es,Español]Test#2 (Flotantes)[/lang_hl] [lang_hl=en,English]Test#2 (FP)[/lang_hl]
22.8k
21.44k (x0.94)
[lang_hl=es,Español]Test#3 (Genérico, ZIP)[/lang_hl] [lang_hl=en,English]Test#3 (Generic, ZIP)[/lang_hl]
8.43k
4.89k (x0.58)
[lang_hl=es,Español]Test#4 (Memoria)[/lang_hl] [lang_hl=en,English]Test#4 (Memory)[/lang_hl]
6.65k
7.96k (x1.2)
TOTAL
52.87k
58.7k (x1.11)
[lang_hl=es,Español]Multihilo[/lang_hl] [lang_hl=en,English]Multithread[/lang_hl]
5500U
i3-8100
[lang_hl=es,Español]Test#1 (Enteros)[/lang_hl] [lang_hl=en,English]Test#1 (Integers)[/lang_hl]
88.89k
91.48k (x1.03)
[lang_hl=es,Español]Test#2 (Flotantes)[/lang_hl] [lang_hl=en,English]Test#2 (FP)[/lang_hl]
118.11k
80.42k (x0.68)
[lang_hl=es,Español]Test#3 (Genérico, ZIP)[/lang_hl] [lang_hl=en,English]Test#3 (Generic, ZIP)[/lang_hl]
48.2k
17.86k (x0.37)
[lang_hl=es,Español]Test#4 (Memoria)[/lang_hl] [lang_hl=en,English]Test#4 (Memory)[/lang_hl]
4.81k
5.9k (x1.23)
TOTAL
260.01k
195.66k (x0.75)